Glavni procesor Invensys Triconex MP3101 TMR
Opis
Izdelava | Invensys Triconex |
Model | Glavni procesor TMR |
Informacije o naročilu | MP3101 |
Katalog | Trikonski sistem |
Opis | Glavni procesor Invensys Triconex MP3101 TMR |
Izvor | Združene države Amerike (ZDA) |
Koda HS | 85389091 |
Dimenzija | 16 cm * 16 cm * 12 cm |
Teža | 0,8 kg |
Podrobnosti
Glavni procesorski moduli
Glavni procesorji modela 3008 so na voljo za sisteme Tricon različice 9.6 in novejše. Za podrobne specifikacije glejte Priročnik za načrtovanje in namestitev sistemov Tricon.
V glavnem ohišju vsakega sistema Tricon morajo biti nameščeni trije večnamenski procesorji (MP). Vsak MP neodvisno komunicira s svojim V/I podsistemom in izvaja uporabniško napisan krmilni program.
Zaporedje dogodkov (SOE) in časovna sinhronizacija
Med vsakim skeniranjem procesorji preverijo določene diskretne spremenljivke za spremembe stanja, znane kot dogodki. Ko se zgodi dogodek, procesorji shranijo trenutno stanje spremenljivke in časovni žig v medpomnilnik bloka SOE.
Če je več sistemov Tricon povezanih prek NCM-jev, zmožnost časovne sinhronizacije zagotavlja dosledno časovno osnovo za učinkovito časovno žigosanje SOE. Za več informacij glejte stran 70.
Diagnostika
Obsežna diagnostika potrjuje stanje vsakega večpredstavnostnega procesorja, vhodno/izhodnega modula in komunikacijskega kanala. Prehodne napake se zabeležijo in prikrijejo s strojno vezjem za glasovanje z večino.
Vztrajne napake se diagnosticirajo in okvarjeni modul se zamenja med delovanjem. Diagnostika MP opravlja naslednja opravila:
• Preverite pomnilnik s fiksnimi programi in statični RAM